Câu hỏi: Khi truy nhập bộ nhớ cache với cache có 8 khối và bus địa chỉ 32 bit thì bộ điều khiển bộ nhớ sẽ dùng
A. 24 bit để xác đinh số hiệu thẻ của khối cache cần truy nhập
B. 40 bit để xác định khối cache cần truy nhập
C. 29 bit để xác định số hiệu thẻ của khối cache cần truy nhập
D. 8 bit để xác định vị trí khối cache cần truy nhập
Câu 1: Trong cấu trúc của hệ thống ngắt cứng PIC báo ngắt cho CPU thông qua:
A. Tín hiệu INT
B. Tín hiệu INTA
C. Tín hiệu IRQ
D. Tín hiệu INT và INTA
30/08/2021 6 Lượt xem
Câu 2: Khẳng định nào sau đây là đúng
A. Tốc độ truy nhập dữ liệu vào DRAM nhanh hơn so với truy nhập vào Cache
B. Tốc độ truy nhập dữ liệu vào Cache nhanh hơn so với truy nhập vào các thanh ghi của CPU
C. Tốc độ truy nhập dữ liệu vào Cache, DRAM là như nhau
D. Tốc độ truy nhập dữ liệu vào DRAM nhanh hơn so với truy nhập vào bộ nhớ thứ cấp
30/08/2021 8 Lượt xem
Câu 3: Bộ nhớ thứ cấp chiếm
A. Toàn bộ dung lượng ổ đĩa cứng vật lý
B. Toàn bộ dung lượng phân vùng có cài đặt hệ điều hành
C. Một phần (nhỏ) dung lượng của phân vùng cài đặt hệ điều hành
D. Một phần (nhỏ) dung lượng ổ đĩa cứng vật lý
30/08/2021 7 Lượt xem
Câu 4: Trong mô hình tổ chức bộ nhớ theo phân cấp sự xuất hiện của bộ nhớ cache với mục đích chính là:
A. Giảm thời gian trung bình truy nhập bộ nhớ
B. Tăng khả năng lưu trữ của hệ thống nhớ
C. Giảm thời gian trung bình truy nhập bộ nhớ và tăng khả năng lưu trữ của hệ thống nhớ
D. Giảm tải cho bộ nhớ DRAM
30/08/2021 6 Lượt xem
Câu 5: Trong máy vi tính DMAC8237
A. Nhận các yêu cầu DRQi từ thiết bị và gửi tín hiệu DACK tới thiết bị
B. Gửi tín hiệu HOLD tới CPU và nhận tín hiệu trả lời HLDA
C. Nhận tín hiệu yêu cầu DRQi và điều khiển quá trình vào ra trực tiếp giữa bộ nhớ và thiết bị ngoại vi sau khi nhận được tín hiệu HLDA
D. Hỗ trợ CPU thực hiện quá trình vào ra dữ liệu trực tiếp giữa bộ nhớ và CPU khi có tín hiệu DRQi
30/08/2021 8 Lượt xem
Câu 6: Địa chỉ vật lý của ô nhớ cần truy nhập trong chế độ bảo vệ theo cơ chế phân trang với CPU 32 bit được xác định
A. Từ địa chỉ nền của trang và địa chỉ offset
B. Bằng cách kết hợp 20 bit cao của địa chỉ nền trang và 12 bit thấp là địa chỉ offset
C. Bằng cách kết hợp 20 bit cao của địa chỉ nền trang và các bits A11-A0 của địa chỉ tuyến tính
D. Từ thông tin lối vào bảng trang PTE và địa chỉ tuyến tính
30/08/2021 6 Lượt xem
Câu hỏi trong đề: Bộ câu hỏi trắc nghiệm kiến trúc máy tính có đáp án - Phần 11
- 6 Lượt thi
- 50 Phút
- 50 Câu hỏi
- Người đi làm
Chia sẻ:
Đăng Nhập để viết bình luận