Câu hỏi: Khẳng định nào sau đây là đúng
A. Tốc độ truy nhập dữ liệu vào DRAM nhanh hơn so với truy nhập vào Cache
B. Tốc độ truy nhập dữ liệu vào Cache nhanh hơn so với truy nhập vào các thanh ghi của CPU
C. Tốc độ truy nhập dữ liệu vào Cache, DRAM là như nhau
D. Tốc độ truy nhập dữ liệu vào DRAM nhanh hơn so với truy nhập vào bộ nhớ thứ cấp
Câu 1: Khi áp dụng kỹ thuật ghi xuyên trong thao tác ghi bộ nhớ thì
A. Thời gian ghi bộ nhớ giảm
B. Thời gian ghi bộ nhớ tăng
C. Cần phải sử dụng bit cờ trong khối cache
D. Nội dung bộ nhớ chính có thể thay đổi
30/08/2021 7 Lượt xem
Câu 2: Trong chế độ bảo vệ theo cơ chế quản lý bộ nhớ phân trang giả sử lối vào bảng trang PTE tương ứng với trang nhớ cần truy nhập có giá trị 8E012345h, thì địa chỉ vật lý của ô nhớ cần truy nhập có thể là
A. 100011100000000100100011010001002
B. 100011110000000100100011010001012
C. 100011100000000110100011010001012
D. 100011100000000100110011010001012
30/08/2021 6 Lượt xem
Câu 3: Khi truy nhập khối Cache với Cache có 4 khối và bus địa chỉ 24 bit thì bộ điều khiển bộ nhớ sẽ tách
A. 4 bit đia chỉ để xác định vị trí khối cache trong bộ nhớ cache
B. 2 bit địa chỉ đưa vào thanh ghi địa chỉ bộ nhớ MAR
C. các bit địa chỉ A1A0 đưa vào thanh ghi địa chỉ bộ nhớ MAR
D. 22 bit để xác định số hiệu thẻ của khối cache cần truy nhập
30/08/2021 7 Lượt xem
Câu 4: Ưu điểm nổi trội của phương pháp vào/ra dữ liệu theo kiểu DMA là
A. Độ tin cậy cao
B. Tốc độ trao đổi dữ liệu cao(1)
C. Lượng dữ liệu trao đổi mỗi lần lớn(2)
D. Kết hợp cả hai phương án (1) và (2)
30/08/2021 7 Lượt xem
Câu 5: Hệ thống ngắt cứng trong máy vi tính
A. Sử dụng 2 PIC8259 ghép tầng theo lối chủ/thợ với chân INT của PIC thợ được nối với chân IRQi của PIC chủ
B. Sử dụng 2 PIC8259 ghép tầng theo lối chủ/thợ với chân INT của PIC chủ được nối với chân IRQi của PIC thợ
C. Có thể nhận được tối đa 16 yêu cầu ngắt IRQi
D. Gửi các tín hiệu yêu cầu ngắt tới CPU
30/08/2021 7 Lượt xem
Câu 6: Địa chỉ vật lý của ô nhớ cần truy nhập trong chế độ bảo vệ theo cơ chế phân trang với CPU 32 bit được xác định
A. Từ địa chỉ nền của trang và địa chỉ offset
B. Bằng cách kết hợp 20 bit cao của địa chỉ nền trang và 12 bit thấp là địa chỉ offset
C. Bằng cách kết hợp 20 bit cao của địa chỉ nền trang và các bits A11-A0 của địa chỉ tuyến tính
D. Từ thông tin lối vào bảng trang PTE và địa chỉ tuyến tính
30/08/2021 6 Lượt xem

Câu hỏi trong đề: Bộ câu hỏi trắc nghiệm kiến trúc máy tính có đáp án - Phần 11
- 6 Lượt thi
- 50 Phút
- 50 Câu hỏi
- Người đi làm
Cùng chủ đề Bộ câu hỏi trắc nghiệm kiến trúc máy tính có đáp án
- 1.1K
- 52
- 50
-
26 người đang thi
- 800
- 7
- 50
-
64 người đang thi
- 1.1K
- 6
- 50
-
17 người đang thi
- 783
- 5
- 20
-
40 người đang thi
Chia sẻ:
Đăng Nhập để viết bình luận