Câu hỏi: Khi CPU truy nhập cache, có hai khả năng sau:
A. Trượt cache, trúng cache
B. Sai cache, đúng cache
C. Trên cache, dưới cache
D. Trong cache, ngoài cache
Câu 1: Cho máy tính có dung lượng bộ nhớ chính: 256MB, cache: 128KB, line: 128 byte, độ dài ngăn nhớ: 4 byte, set: 8 line. Trong trường hợp kỹ thuật ánh xạ liên kết tập hợp, dạng địa chỉ do bộ xử lý phát ra để truy nhập cache là:
A. 13 + 8 + 5
B. 13 + 7 + 6
C. 14 + 7 + 5
D. 14 + 8 + 6
30/08/2021 5 Lượt xem
Câu 2: Với chip nhớ SRAM có n đường địa chỉ, m đường dữ liệu thì dung lượng của chip là:
A. 2m x n bit
B. 2n x m bit
C. 2m x n byte
D. 2n x m byte
30/08/2021 6 Lượt xem
Câu 3: Với chip nhớ SRAM có n đường địa chỉ, m đường dữ liệu thì dung lượng của chip là:
A. 2m x n bit
B. 22n x m bit
C. 22m x n bit
D. 2n x m bit
30/08/2021 6 Lượt xem
Câu 4: Hình vẽ dưới là sơ đồ kết nối của 4 IC SRAM:
A. 4K x 8 bit để có modul nhớ 16K x 8 bit
B. 8K x 8 bit để có modul nhớ 32K x 8 bit
C. 8K x 8 bit để có modul nhớ 16K x 8 bit
D. 8K x 16 bit để có modul nhớ 16K x 16 bit
30/08/2021 6 Lượt xem
Câu 5: Cho máy tính có dung lượng bộ nhớ chính: 256MB, cache: 128KB, line: 32 byte, độ dài ngăn nhớ: 4 byte. Trong trường hợp kỹ thuật ánh xạ liên kết hoàn toàn, dạng địa chỉ do bộ xử lý phát ra để truy nhập cache là:
A. 13 + 11 + 2
B. 14 + 10 + 2
C. 23 + 3
D. 24 + 2
30/08/2021 5 Lượt xem
Câu 6: Hình vẽ dưới đây là sơ đồ kết nối của 4 IC SRAM:
A. 32K x 8 bit để có modul nhớ 32K x 16 bit
B. 16K x 4 bit để có modul nhớ 32K x 8 bit
C. 16K x 4 bit để có modul nhớ 16K x 16 bit
D. 32K x 4 bit để có modul nhớ 32K x 16 bit
30/08/2021 5 Lượt xem
Câu hỏi trong đề: Bộ câu hỏi trắc nghiệm kiến trúc máy tính có đáp án - Phần 5
- 45 Lượt thi
- 50 Phút
- 50 Câu hỏi
- Người đi làm
Chia sẻ:
Đăng Nhập để viết bình luận