Câu hỏi: Cơ sở để tổ chức bộ nhớ phân cấp là
A. Tại một thời điểm CPU chỉ truy xuất dữ liệu nằm trong một vùng nhớ có kích thước nhỏ
B. Trong thời khoảng xác định CPU chỉ truy xuất dữ liệu nằm trong một vùng nhớ có kích thước nhỏ
C. CPU chỉ cần truy xuất dữ liệu nằm trong vùng nhớ có kích thước nhỏ khi thực hiện lệnh trong chương trình
D. Kỹ thuật điện tử bán dẫn và công nghệ chế tạo bộ nhớ phát triển
Câu 1: Phương pháp vào/ra dữ liệu có thăm dò
A. Có độ tin cậy cao hơn phương pháp vào ra theo định trình và phương pháp vào/ ra theo ngắt cứng do CPU có thăm dò trạng thái sẵn sàng của thiết bị
B. Là phương pháp vào ra dữ liệu do thiết bị vào ra chủ động khởi động quá trình vào ra
C. Là phương pháp có tốc độ vào/ra dữ liệu chậm do phải kiểm soát trạng thái làm việc của CPU
D. Phương pháp vào ra mà quá trình vào ra dữ liệu chỉ thực sự được thực hiện sau khi CPU đã thăm dò trạng thái sẵn sàng của thiết bị
30/08/2021 6 Lượt xem
Câu 2: Khi truy nhập khối Cache với Cache có 4 khối và bus địa chỉ 24 bit thì bộ điều khiển bộ nhớ sẽ tách
A. 4 bit đia chỉ để xác định vị trí khối cache trong bộ nhớ cache
B. 2 bit địa chỉ đưa vào thanh ghi địa chỉ bộ nhớ MAR
C. các bit địa chỉ A1A0 đưa vào thanh ghi địa chỉ bộ nhớ MAR
D. 22 bit để xác định số hiệu thẻ của khối cache cần truy nhập
30/08/2021 7 Lượt xem
Câu 3: Khẳng định nào sau đây là đúng
A. Tốc độ truy nhập dữ liệu vào DRAM nhanh hơn so với truy nhập vào Cache
B. Tốc độ truy nhập dữ liệu vào Cache nhanh hơn so với truy nhập vào các thanh ghi của CPU
C. Tốc độ truy nhập dữ liệu vào Cache, DRAM là như nhau
D. Tốc độ truy nhập dữ liệu vào DRAM nhanh hơn so với truy nhập vào bộ nhớ thứ cấp
30/08/2021 8 Lượt xem
Câu 4: Trong mô hình tổ chức bộ nhớ theo phân cấp, tỷ lệ quy chiếu “trúng” cache là:
A. 100%
B. Nhỏ hơn 50%
C. Rất cao
D. Rất thấp
30/08/2021 7 Lượt xem
Câu 5: Địa chỉ vật lý của ô nhớ cần truy nhập trong chế độ bảo vệ theo cơ chế phân trang với CPU 32 bit được xác định
A. Từ địa chỉ nền của trang và địa chỉ offset
B. Bằng cách kết hợp 20 bit cao của địa chỉ nền trang và 12 bit thấp là địa chỉ offset
C. Bằng cách kết hợp 20 bit cao của địa chỉ nền trang và các bits A11-A0 của địa chỉ tuyến tính
D. Từ thông tin lối vào bảng trang PTE và địa chỉ tuyến tính
30/08/2021 6 Lượt xem
Câu 6: Khi truy nhập bộ nhớ cache với cache có 8 khối và bus địa chỉ 24 bit thì bộ điều khiển bộ nhớ sẽ dùng
A. 4 bit để xác đinh vị trí khối cache
B. 8 bit thấp để xác định vị trí khối cache
C. 3 bit để xác định vị trí khối cache
D. 3 bit A23A22A21 để xác định vị trí khối cache
30/08/2021 6 Lượt xem

Câu hỏi trong đề: Bộ câu hỏi trắc nghiệm kiến trúc máy tính có đáp án - Phần 11
- 6 Lượt thi
- 50 Phút
- 50 Câu hỏi
- Người đi làm
Cùng chủ đề Bộ câu hỏi trắc nghiệm kiến trúc máy tính có đáp án
- 1.3K
- 54
- 50
-
42 người đang thi
- 973
- 9
- 50
-
10 người đang thi
- 1.3K
- 6
- 50
-
43 người đang thi
- 957
- 5
- 20
-
25 người đang thi
Chia sẻ:
Đăng Nhập để viết bình luận